Tesis profesional presentada por
Licenciatura en Ingeniería en Electrónica y Comunicaciones. Departamento de Ingeniería Electrónica. Escuela de Ingeniería, Universidad de las Américas Puebla.
Jurado Calificador
Secretario y Director: Dr. Rubén Alejos
Palomares
Cholula, Puebla, México a 10 de diciembre de 2004.
Hay reportados gran variedad de circuitos especializados para procesar información en lógica difusa, los diseñadores buscan un circuito pequeño, rápido y que consuma la menor cantidad de recursos posibles para poder competir en el mercado. Poco trabajo se ha hecho en lo referente a la optimización de su desempeño y a fijar métodos seguros para alcanzarlo.
Este trabajo se centra en optimizar circuitos MOS que operen en modo corriente y que sean diseños altamente modulares. Los circuitos que se incluyen son los pertinentes a un sistema de implicación y agregación MIN/MAX.
Los resultados son producto de trabajo en equipo con Héctor Atala [24], sección 3.5, quien estuvo involucrado en todas las etapas del trabajo y realizó una gran aportación para su conclusión.
La principal aportación son las celdas propuestas en los capítulos 3 y 4, en tecnología mosis de 0.18um, operando en modo corriente, a bajo voltaje y desempeño optimizado. Se tiene el circuito que toma la decisión, más trabajo queda por hacer para la etapa de interpretación (defusificación).
Capítulo 1. Introducción (archivo pdf, 11 kb)
Capítulo 2. Antecedentes (archivo pdf, 19 kb)
Capítulo 3. Celdas básicas (archivo pdf, 746 kb)
Capítulo 4. Celdas compuestas en modo corriente (archivo pdf, 741 kb)
Capítulo 5. Caso de estudio: sistema de toma de decisiones (archivo pdf, 219 kb)
Capítulo 6. Conclusiones y trabajo futuro (archivo pdf, 8 kb)
Sánchez Durán, F. 2004. Simulación y optimización de celdas difusas VLSI. Tesis Licenciatura. Ingeniería en Electrónica y Comunicaciones. Departamento de Ingeniería Electrónica, Escuela de Ingeniería, Universidad de las Américas Puebla. Diciembre. Derechos Reservados © 2004.